Diagrama de bloques de un sistema de muestreo

En este vídeo te muestro el diagrama de bloques de un sistema de muestreo de una señal analógica. Para ello debes recordar que un sistema de muestreo nos recoge el valor de una magnitud analógica en un determinado momento para convertirla en una señal digital.

El proceso de muestreo y retención de la señal se llama SAMPLE & HOLD que traducido al castellano quiere decir muestreo y retención. Es decir, toma una muestra y la retiene en la salida hasta que es leída por un sistema de transmisión o de memorización.

En el diagrama de bloques a la señal de entrada le llamaremos Vi y será una señal analógica, a la señal de salida le llamaremos Vo y será una señal digital compuesta por n bits. Además de estas dos entradas, el sample & hold dispone de una entrada de reloj que será la que nos determine la frecuencia de muestreo.

Para mantener el nivel de señal en la salida se puede utilizar un condensador cuya descarga sea más lenta que el periodo de la señal de muestreo.

También me gustaría recordarte que según el teorema de Nyquist la frecuencia de muestreo debe ser como mínimo dos veces la frecuencia de la señal muestreada. Lógicamente según la frecuencia de muestreo tendrás más o menos muestras de la señal.

Además en este vídeo te enseñare por que la frecuencia de muestro de los cd´s de audio es 44.100 Hz.

 

 

También puedes ver el vídeo desde este enlace.


VÍDEOS PUBLICADOS ANTERIORMENTE


 

INTRODUCCIÓN A LA ELECTRÓNICA DIGITAL

V250 1.1.0     Introducción a la electrónica digital
V251 1.2.0     Sistemas de numeración
V252 1.2.1 Sistema binario
V253 1.2.2 Sistema hexadecimal
V254 1.3.0     Introducción a las funciones lógicas
V255 1.3.1 Puertas lógicas 01 – Not, Or, And
V256 1.3.2 Puertas lógicas 02 – Xor, Nor, Nand, Xnor
V257 1.4.0     Tabla de la verdad
V258 1.5.0     Familias lógicas TTL y CMOS
V259 1.6.0     Circuitos integrados Comerciales
  1.7.0   EJERCICIOS
V260 1.7.1 Ejercicio 1.01: Decimal a Binario
V261 1.7.2 Ejercicio 1.02: Binario a Decimal
V262 1.7.3 Ejercicio 1.03: Decimal a Hexadecimal
V263 1.7.4 Ejercicio 1.04: Hexadecimal a Decimal
V264 1.7.5 Ejercicio 1.05: Binario a Hexadecimal
V265 1.7.6 Ejercicio 1.06: Hexadecimal a Binario
V266 1.7.7 Ejercicio 1.07: Simplificación funciones Boole
V267 1.7.8 Ejercicio 1.08: Simplificación funciones Morgan
V268 1.7.9 Ejercicio 1.09: Tablas de verdad

 

SISTEMAS COMBINACIONALES

V270 2.1.0     Introducción a los circuitos combinacionales
V271 2.2.0 2.2.1   Simplificación de funciones mediante algebra de Boole
V272 2.2.2 Simplificación de funciones mediante karnaught
V273 2.3.0 2.3.1   Hallar la función lógica a partir del circuito
V274 2.3.2 Hallar el circuito a partir de la función lógica
V275 2.3.3 Hacer el circuito eléctrico a partir de la función solo con NANDS
V276 2.4.0     Bloques combinacionales
V277 2.4.1 Decodificador
V278 2.4.2 Codificador
V279 2.4.3 Multiplexor
V280 2.4.5 Demultiplexor
V281 2.4.6 Comparador
  2.5.0   EJERCICIOS
V282 2.5.1 Ejercicio 01: Obtención valores de salida
V283 2.5.2 Ejercicio 02: Forma canónica de una función
V284 2.5.3 Ejercicio 03: Simplificación por algebra de Boole
V285 2.5.4 Ejercicio 04: Simplificación de funciones karnaught
V286 2.5.5 Ejercicio 05: Decodificador 4 a 10
V287 2.5.6 Ejercicio 06: Decodificador BCD a segmentos
V288 2.5.7 Ejercicio 07: Tabla de verdad con un multiplexor
V289 2.5.8 Ejercicio 08: Simplificación de funciones por álgebra de Boole
V290 2.5.9 Ejercicio 09: Simplificación de funciones por álgebra de Boole
V291 2.5.10 Ejercicio 10: Simplificación de funciones por la Ley de Morgan
V292 2.5.11 Ejercicio 11: Simplificación de funciones por álgebra de Boole

 

SISTEMAS SECUENCIALES

V300 3.1.0     Introducción a los circuitos secuenciales
V301 3.2.0     Introducción a los biestables
V302 3.2.1 Interpretación de la tabla de verdad de los biestables
V303 3.2.2 Biestables asíncronos – Biestable RS
V304 3.2.3 Biestables síncronos – Biestable RS síncrono por nivel
V305 3.2.4 Biestables síncronos – Biestable RS síncrono por flanco
V306 3.2.5 Biestables síncronos – Biestable JK síncrono por flanco
V307 3.2.6 Biestables síncronos – Biestable D síncrono por flanco
V308 3.2.7 Biestables síncronos – Biestable T síncrono por flanco
V309 3.2.8 Biestables síncronos – Entradas asíncronas
V310 3.3.0     Circuitos Contadores
V311 3.3.1 Circuitos Contadores Asíncronos
V350 4.1.0     Qué es la conversión de analógico a digital
V351 4.1.1 Qué es el muestreado de la señal continua